一、空翻问题
由于在CP=1期间,同步触发器的触发引导门都是开放的,触发器都可以接收输入信号而翻转,所以在CP=1期间,如果输入信号发生多次变化,触发器的状态也会发生相应的改变,如图13-10所示。这种在CP=1期间,由于输入信号变化而引起的触发器翻转的现象,称为触发器的空翻现象。
由于同步触发器存在空翻问题,其应用范围也就受到了限制。它不能用来构成移位寄存器(register)和计数器(counter),因为在这些部件中,当CP=1时,不可避免地会使触发器的输入信号发生变化,从而出现空翻,使这些部件不能按时钟脉冲的节拍正常工作。此外,这种触发器在CP=1期间,如遇到一定强度的正向脉冲干扰,使S、R或D信号发生变化时,也会引起空翻现象,所以它的抗干扰能力也差。
二、触发方式
·336· 第三篇 数字逻辑电路基础
由于同步触发器在CP为高电平期间均可翻转,所以其CP触发方式属于电平触发方式。因此,同步触发器也称为电平触发型触发器。为了克服空翻,必须采用其他的电路结构。这就产生了无空翻的主从触发器、边沿触发器。