在高速设计中,如何解决信号的完整性问题?
信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。
在高速设计中,如何解决信号的完整性问题?
信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。
健康养生 | 商场新品 | 股市K线、指标知识 | ||
装修案例 | 网站建设 | 电器维修 | ||
电器资料 | 下载 | 读书 | ||
珠宝玉器 | 在线电视台 | ||||||||||||||||||||||||||||||||||
|
网友评论:(只显示最新10条。评论内容只代表网友观点,与本站立场无关!) |