打印本文 打印本文  关闭窗口 关闭窗口  
基于VG2的视频图像采集系统设计与实现,VG2,ISPll61,USB主机,μCOS-Ⅱ来源于瑞达科技网
作者:佚名  文章来源:不详  点击数  更新时间:2011/12/29   文章录入:瑞达  责任编辑:瑞达科技

1引言随着后计算机时代的到来,基于各种MCU的嵌入式系统越来越多地出现在人们面前,它们以小巧的外观、完善的功能广泛地融人到工业与生活娱乐中。本文主要以AD(2hips公司的MCUVG2和飞利浦公司的USB器件ISP1161A1为架构,通过挂接USB接口摄像头的方法,实现对视频图像数据的采集。2硬件组成2.1主要器件简介VirgineG2(简称VG2)是一款内嵌32位微处理器的多媒体器件,集数据、视频、音频处理为一身,内部包括了基于三维图形算法的二维图形加

1 引言

随着后计算机时代的到来,基于各种MCU的嵌入式系统越来越多地出现在人们面前,它们以小巧的外观、完善的功能广泛地融人到工业与生活娱乐中。本文主要以AD(2hips公司的MCU VG2和飞利浦公司的USB器件ISP1161A1为架构,通过挂接USB接口摄像头的方法,实现对视频图像数据的采集。

2硬件组成

2.1主要器件简介

Virgine G2(简称VG2)是一款内嵌32位微处理器的多媒体器件,集数据、视频、音频处理为一身,内部包括了基于三维图形算法的二维图形加速器VRO_2D,还嵌入一个32通道的8/16位音频引擎,以及视频DAC、DRAM控制器、DMA、定时器、双串口等多种外设。

ISP1161是单片通用串行总线(USB)的主机控制器(HC)和设备控制器(DC),遵循USB2.0规范。ISP116l为USB HC提供了两个下行端口,为USBDC提供一个上行端口。每一个下行端口都有自己的过流(OC)检测输入端和电源转换控制输出端。上行端口也有自己的VBUS检测输入端。ISP1161内置有4 KB的FIF0缓存RAM供HC使用,2 462字节的FIFO缓存RAM供DC使用。

2.2 VG2与ISPll61的硬件接口设计

VG2微处理器控制ISPll6l构成USB HOST,其硬件设计简图如图l所示。


打印本文 打印本文  关闭窗口 关闭窗口