DDR存储器的发展历程
由于几乎在所有要求快速处理大量数据(可能是计算机、服务器或游戏系统)的应用中都要求具有RAM(随机存储器),因而DDR存储器也变得日益重要,其应用也更加广泛。自问世以来,RAM就已经变得至关重要,主要因为它是一种能够保存易失性信息的存储器,并且可以以一种更快速、更直接的方式存取信息。当在数据计算的世界里谈及系统速度和效率时,这一点显得尤为重要。
DDR SDRAM(双数据速率同步动态随机存储器),其可以通过在时钟周期的上升和下降沿上分别提取数据而使数据率加倍,现在看来它正发展成为最先进的RAM芯片集。这与以往的SDR SDRAM大不相同,因为后者仅能在时钟周期的一个边沿上提取数据。从图1可以看出,DRAM正在向着速度和数据传输率都不断提高的方向发展。
近些年来,CPU时钟频率经历了指数增长,从而为RAM存储器的时钟频率增长提供了动力。
在1997年,SD RAM在市场亮相,它可以取代DRAM和SRAM两种存储器并提供更快的时钟速率。这主要源于SDRAM具有更简捷的通信协议;所有指令、地址和数据都由一个单独的时钟信号控制并且工作在突发模式,可以在66MHz的时钟频率下突发一系列数据字。在1998年,SD RAM频率已经增长到100MHz 的突发脉冲速率。
在1999年,英特尔和AMD间的企业竞争升级,在CPU时钟速度方面也不例外。处理器行业的蓬勃发展进一步加大了CPU时钟速度与其它系统组件间的差距。在此期间,尽管存储器总线速度已经全力达到了133MHz,但却仍然远远落后于CPU所能完成的速度,因此,总的来说,这也成为提高整体应用速度的瓶颈。
为了解决这个问题,DDR RAM(双数据速率传输)的设计应运而生。DDR RAM允许分别在时钟的上升沿和下降沿上提取数据,从而加倍了时钟的有效传输速率。例如,一个100MHz的DDR时钟能够达到相当于200MHz时钟频率的峰值传输速率。这就是DDR1技术,其速度可高达400MHz。
下一代DDR,即我们所说的DDR2。DDR2技术将数据传输速率从400MHz提升到800MHz,数据总线为64位(8字节)。它不能与前一代DDR1存储器实现物理兼容,这种二代存储器现在已经是由RAM存储器厂商普遍生产的产品。
DDR3技术在2006年年底就已经投放使用,并补充了DDR2的不足(达到800Mbps的带宽),将速度提升到1.6 Gbps。
除了众所周知的PC应用,DDR存储器还广泛用于高速并对存储器提出高要求的应用中,如:图形卡、刀片式服务器、网络装置和通信装置等。
在市场细分中,对速度和更低工作电压都有苛刻要求的一个领域是便携式消费领域。举例来说,我们已注意到越来越多的电子元器件都能提供图形和动态图片(视频)能力,从而满足了我们对于更多DRAM存储器的高需求。像PSP(便携式游戏机)游戏系统、智能电话、数码相机或GPS(全球定位服务)装置等产品都会采用某种DRAM,而且都将要求尽可能低的功耗,以使电池的运行时间更长。
由于DDR存储器数据速率随着技术的发展而不断提高,那么工作电压也在随之变化。目前用于驱动DDR3 SDRAM的DDR3标准电压为1.5V(图2)。因此我们注意到随着标准的升级,新的技术正在推动电压变得越来越低。
表1显示了RAM存储器芯片集在时钟和转换速率方面的简要对比,这些芯片集主要用于当今的PC电脑,其中包括SDR、DDR1、DDR2和最新推出的DDR3模块。
DDR标准
为了对DDR1、DDR2和DDR3 SDRAM间的差异进行比较,参考表2。
先将运行时钟频率或速度放在一边,单从工作电压这一点来看,我们能够看出DDR1、DDR2和DDR3存储器分别由2.8,1.8和1.5V的电压来供电。因此,与使用3.3V电压的SDRAM标准芯片集相比,这些存储器在产生更少热量同时还实现了更高的效率。DDR3通过采用 1.5V的工作电压,消耗的功率比DDR2(采用1.8V)更少——较DDR2降低了16.3%。DDR2和DDR3存储器都具有节能的特性,如采用了更小的页面尺寸和有效的掉电模式。而且,DDR存储器接口采用新的串联端接逻辑(SSTL)拓朴,旨在提高抗噪性、增加电源抑制并通过更低的电源电压来降低功耗(针对可比的速度)。另外值得注意的一点是,DDR3和DDR2 SDRAM支持片内端接,而DDR1 SDRAM不支持。
这些特性和功耗优势使它们特别适合用于笔记本电脑, 服务器和低功率移动应用。
这里,我们总结了不同的DDR SDRAM的电源管理系统需求。SDRAM和目前正在应用的DDR SDRAM相比的主要差别是:
·电源电压;
·接口;
·数据传输频率。
对于电源电压,DDR SDRAM系统要求三个电源,分别为表3所列的VDDQ、VTT和VREF。
我们将深入研究需要这些电压的原因。
尽管DDR存储器在无需加倍时钟频率的情况下使数据传输率加倍,避免了PC板设计和布局的复杂性,但它要求有更严格的dc稳压、更高的电流和对端电源电压(VTT)和存储总线电压(VDD)紧密的跟踪。新型串联端接逻辑(SSTL)拓朴的引入是用于提高抗噪性、增加电源抑制并使用更低的电源电压以降低功耗。
JEDEC标准JESD8-9A(用于SSTL_2)和JESD8-15(用于SSTL_18)定义了VDDQ、VTT和VERF以及驱动器/接收器规格以分别满足在VDDQ= 2.5 V (用于 DDR1) 和VDDQ = 1.8 V (用于 DDR2)时的噪声容限。下面,我们看看这种接口以更好的理解VREF和VTT的需要。
SSTL接口
图3显示了DDR存储器的新型串联端接逻辑(SSTL)拓朴。
SSTL_2的接口具有下述特性:
·DDR存储器具有推挽式的输出缓冲,而输入接收器是一个差分级,要求一个参考偏压中点,VREF。因此,它需要一个能够提供电流和吸收电流的输入电压端。
·在驱动芯片集的任何输出缓冲器和存储器模块上相应的输入接收器之间,我们必须端接一个布线跟踪或带有电阻器的插头。
VTT电源的电流流向随着总线状态的变化而变化。因此,VTT电源需要提供电流和吸收电流 (source & sink),如图4中红色和蓝色箭头所示。
由于VTT电源必须在 1/2 VDDQ提供和吸收电流,因此如果没有通过分流来允许电源吸收电流,那么就不能使用一个标准的开关电源。而且,由于连接到VTT的每条数据线都有较低的阻抗,因而电源就必须非常稳定。在这个电源中的任何噪声都会直接进入数据线。
图5详细阐述了信号如何流过SSTL_2接口。
总线信号以VTT电压为中心上下摆动。当总线信号电压超过比较器的阀值电压时,它将输出一个如图所示的反向电压。在这个系统中,比较器的阀值电压为电源所提供的VREF电压。
由于在比较器中存在滞回现象,信号的图片将有一个时间偏移,如图所示。
因此,在VIHmin 和VIlmax之间,仍保持着先前的VTT状态。
VTT和VREF的电压跟踪
为了保持信号的目标特性,VTT和VREF必须跟踪VDDQ。它们必须控制在1/2 VDDQ的范围内。
当VTT和VREF的跟踪失效时,由于‘High ’和‘ Low ’的周期不同, 信号的目标特性将会恶化,从而引起定时漂移。
DDR1 SDRAM系统
在DDR1 SDRAM应用中,VTT被用来从电源IC中获取电压,以给数据总线和地址总线提供电源。
如图7所示,地址指令和控制线要求系统级端口接到一个等于1/2存储器电源电压(VDDQ)的电压(VTT)。在中点具有端电压,电源保证转换时间的对称。
VTT被用来从电源IC中获取电压,以给数据总线和地址总线提供电源。对于DDR1 SDRAM应用中的地址总线控制信号和数据总线信号都有端接电阻。需要一个没有任何的噪声或者电压变化的参考电压(VREF),用作DDR SDRAM输入接收器,VREF也等于1/2 VDDQ。VREF的变化将会影响存储器的设置和保持时间。
为了符合DDR的要求并保证最优的性能,VTT和VREF需要在电压、温度和噪声容限上进行严密的控制以便跟踪1/2 VDDQ。
DDR2 SDRAM系统
我们将会看到两个特别的例子,说明对于一个典型的DDR2系统,DDR总线如何连接。在下面描述的第一个存储器应用示例中。用于数据总线的VTT由VDDQ在存储器内通过ODT来生成。然而,有必要从电源IC中提供VTT来给地址总线控制信号。
注意:对于DDR2存储器,内置有数据总线的端接电阻,但是在DDR1存储器的应用中,仍需要用于地址总线控制信号的端接电阻。
现在,让我们来看一种特殊情况,其中DDR2存储器的应用连接不需要VTT电源和端电阻,在这种情况下,当控制器和存储器之间的地址总线控制信号的导线长度足够短的情况(如小于63.5mm);VTT的电源和端接电组是多余的。
从图9可见,因为无需VTT,所以也无需源自电源芯片的VTT电源——标示为MC34716。
采用飞思卡尔DDR电源的应用示例
图10为采用MC34712 & MC34713的DDR电源管理的应用示例。
MC34713器件用作系统的VDDQ电源,其中用于DDR1的为2.5V,用于DDR2的为1.8V,而用于DDR3的为1.5V。MC34713产生了VDDQ然后将其注入MC34712。然后,MC34712跟踪注入“VDDQ”以生成用于存储器系统的VTT和VREF。此电压将用作为用于DDR存储器和电源和输入参考电压,如图10所示。
引脚“VREFOUT”直接与DDR存储器的VREF相连接,提供一个等于1/2 VDDQ的稳定的参考电压。
端口/SHTD,/STBY和PGOOD被用作接口,借助于一个DDR存储器控制器与MCU相连接来控制DDR芯片集。
图11是采用飞思卡尔MC34716的DDR存储器电源管理的另外一个应用示例。
注意MC34716电源不依赖于DDR存储器电源。在这种情况下,SW1将给DDR存储器提供电源(VDDQ)。它也与MC34716上终端的VREFIN和PVIN2相连接。MC34716的端口的SW2为存储器芯片数据总线提供VTT电压,并跟踪VDDQ来取得1/2 VDDQ。
引脚VREFOUT直接连接到DDR存储器的VREF,提供一个稳定的等于1/2 VDDQ的参考电压。
端口/SHTD,/STBY和PGOOD被用作接口,借助于一个DDR存储器控制器与MCU相连接来控制DDR芯片集。
采用飞思卡尔DDR电源的优势
采用飞思卡尔DDR电源管理解决方案的优势总结如下(见表4):
·DDR电源稳压器采用同步开关稳压器架构,因而其效率将提高到95%,使其成为便携式和低成本产品的理想之选。
·开关频率可编程性,可以从200kHz至1MHz的频率下进行工作。由于工作频率可以高达1MHz,系统可以采用少量外部电感器和电容器,从而使其具有更小的尺寸。
·能提供与及吸收电流能力和电压跟踪特性特别为驱动DDR存储器而设计。
·芯片的封装尺寸做得相当紧凑细小,仅为4x4 mm和5x5 mm,使其成为空间受限应用的理想之选,如便携式消费类产品或刀式服务器。
·广泛的控制和接口为设计者提供了众多控制和保护功能的灵活性,可以实现对复杂设计的简易执行。