打印本文 打印本文  关闭窗口 关闭窗口  
创维数码100HZ彩电(5D01机芯)原理来源于瑞达科技网
作者:佚名  文章来源:家电网  点击数  更新时间:2010/6/6   文章录入:瑞达  责任编辑:李家远华

1是为使用双频技术的高级电视机而设计的。电路提供了所有控制不同半帧存储器所需的读,写及时钟脉冲。而且它产生行、场偏转输出级的驱动信号。
设备通过一个8位数据总线与一个微控制器相连。控制器通过I2C总线 接收命令。由于这个原因,主输出控制信号的启动及停止条件是可编程的,而且SAA4951可以根据使用的电视性能情况而被设置为不同的功能模式。
管脚:
符号 管脚 类型 描述
HRD 1 输出 行参考信号,显示部分
VDD 2 供电 供电电压
SWC1 3 输出 串行写时钟,存储器1
SRC 4 输出 串行写时钟,存储器1
SWC2 5 输出 串行写时钟,存储器2
WEXT 6 输入 外接可写输入
IE1 7 输出 可输入信号,存储器1
WE1 8 输出 可写信号,存储器1
STROBE 9 输入 选通功能
VDD 10 供电 供电电压
HRA 11 输出 行参考信号,采样部分
BLNA 输入 行消隐信号,采样部分
VSS 12 地 地
LLA 13 输入 行锁定时钟信号,采样部分
IE2 14 输出 可输入信号,存储器2
WE2 15 输出 可写信号,存储器2
CLV 16 输出 视频箝位信号
ALDUV/VB 17 输出 采样取样信号,色度U,V/场消隐
RE1 18 输出 可读信号,存储器1
RE2 19 输出 可读信号,存储器2
BLND 20 输出 行消隐信号,显示部分
ALE 21 输入 地址门闩控制信号
WRD 22 输入 读/写数据信号
VDD 23 供电 供电电压
VSS 24 地 地
P0 25 输入 数据输入信号,(LSB=最低位)
P1 26 输入 数据输入信号
P2 27 输入 数据输入信号
P3 28 输入 数据输入信号
P4 29 输入 数据输入信号
P5 30 输入 数据输入信号
P6 31 输入/输出 数据输入/输出信号
P7 32 输入/输出 数据输入/输出信号(MSB=最高位)
LLDFL 33 输入 行锁定时钟信号,偏转部分
VSS 34 地 地
HRDFL 35 输出 行参考信号,偏转部分
VDD 36 供电 供电电压
HDFL 37 输出 行同步信号,偏转部分
VDFL 38 输出 场同步信号,偏转部分
VACQ 39 输入 场同步信号,采样部分
TEST 40 输入 测试输入
RSTW2 41 输出 重启动写信号,存储器2
RSTW1 42 输出 重启动写信号,存储器1
LLD 43 输入 行锁定时钟信号,显示部分
VSS 44 地 地
功能描述、结构图及简短描述:
SAA4951是一种预期用于电视接收机的扫描转换的存贮控制器。它实现从50到100HZ及从60HZ到120HZ的转换。设备支持三种不同的PLL电路:采样PLL工作在12,13.5,16或18MHZ,显示PLL工作在27,32或36MHZ,偏转PLL工作在27MHZ。它允许对输入率为13.5,16或18MHZ的数据作倍频处理。这使得为了在16:9的屏幕上显示4:3的图像而使用12/32MHZ和13.5/36MHZ的时钟设置来实现附加的行压缩成为可能。VCO与滤波环是每个PLL的外围部分,时钟除法器和参考脉冲发生器则内置。
设备生成所有读,写和时钟脉冲来在理想模式下操作一个半帧存储器。需要的信号通过一个8位的并行微控制器端口实现可编程。
来自VCO的时钟信号由13脚输入,鉴相器所需的行参考脉冲由11脚输出。
通过设置时钟除法器的不同数值可以使PLL强制运行在不同的频率下。
另外,采样部分也可以设置为运行在一个固定的输入时钟上。这时11脚是一个输入脚,因此行参考脉冲可以从外部提供。这种模式适用于与一个提供时钟和参考脉冲的数字解码器配合使用。
在行处理部分产生WE1,WE2和CLV信号。场处理块提供RSTW1和RSTW2信号,以及行部分的控制信号。脉冲的起始位置和终止位置是可编程的,行部分的增益为4个时钟循环,场部分的增益为1行。对WE1和WE2,有一个附加的2位微延迟。
显示相关的控制信号从显示PLL衍生出来。其功能同采样部分相似。PLL可以切换到32或36MHZ,如果时钟为27MHZ则来自总工作于27MHZ的偏转PLL。
在4个时钟循环的增益中,行部分脉冲WE2,RE1,RE2和B

 << 上一页  [21] [22] [23] [24]  下一页

打印本文 打印本文  关闭窗口 关闭窗口